为实现节能芯片系统端到端解决方案

节能芯片系统(soc)已成为一个关键需要在所有主要市场从电池驱动的设备为移动,衣物,物联网,航空航天,和汽车应用程序连接的应用高性能计算(HPC)、人工智能(AI),数据中心、网络和存储。能耗的芯片,影响似乎电池的形状,冷却和散热成本,马力权衡,并最终产物的碳排放量和燃料消耗,使许多关键设计和业务决策。达到最优的能源效率、低功耗技术必须包括方方面面的芯片设计和验证硅软件。Synopsys对此提供了一个端到端的解决方案节能soc设计、验证和IP产品。


关键好处

实现最优PPA,更快
设计节能soc Synopsys对此解决方案,其中低功耗设计。
早期检测低功率bug
早些时候发现低功率错误和减少与全面的低功率re-spins验证的解决方案。
加快上市时间
利用广泛的低功率组合IP解决方案更快地向市场推出你的soc。

探索我们的解决方案

设计 + - - - - - -
< p > Synopsys对此提供了其中,低功率探索,从体系结构分析和优化结果。在设计的早期阶段,Synopsys对此的虚拟样机的解决方案使系统架构师探索和优化macro-architecture和低功耗嵌入式软件。软件工作负载可以在电力仿真器来识别关键的窗户对下游动力分析和优化。RTL综合解决方案可以使用电力勘探和分析进一步优化低功耗的微架构。自动优化技术在RTL-to-GDSII实现流程确保设计满足power-performance-area (PPA)目标高精度功率签收紧随其后。整个流程支持UPF值(IEEE 1801)低功率意图。< / p >

节能的soc设计

Synopsys对此提供了其中,低功率探索,从体系结构分析和优化结果。在设计的早期阶段,Synopsys对此的虚拟样机的解决方案使系统架构师探索和优化macro-architecture和低功耗嵌入式软件。软件工作负载可以在电力仿真器来识别关键的窗户对下游动力分析和优化。RTL综合解决方案可以使用电力勘探和分析进一步优化低功耗的微架构。自动优化技术在RTL-to-GDSII实现流程确保设计满足power-performance-area (PPA)目标高精度功率签收紧随其后。整个流程支持UPF值(IEEE 1801)低功率的目的。

验证 + - - - - - -
< p > Synopsys对此提供了一个全面的低功率验证解决方案基于UPF值(IEEE 1801)权力意图。这包括验证的UPF值低功率设计的意图和详尽的功能验证的低功耗技术在UPF值表示。解决方案对低功率跨度静态验证检查,UPF-aware正式的验证,低功率模拟,早期SoC架构分析,和优化,仿真和原型。与验证的解决方案是一个统一的低功耗集成调试计划和覆盖解决方案,以确保设计师能有效根源低功率bug并确保设计满足其功能覆盖目标。< / p >

验证节能soc

Synopsys对此提供了一个全面的低功率验证解决方案基于UPF值(IEEE 1801)权力意图。这包括验证的UPF值低功率设计的意图和详尽的功能验证的低功耗技术在UPF值表示。解决方案对低功率跨度静态验证检查,UPF-aware正式的验证,低功率模拟,早期SoC架构分析,和优化,仿真和原型。与验证的解决方案是一个统一的低功耗集成调试计划和覆盖解决方案,以确保设计师能有效根源低功率bug并确保设计满足其功能覆盖的目标。

最大化 + - - - - - -
< p >半导体IP,设计师可以把最先进的功能在复杂的soc广泛应用包括移动、汽车和高性能计算(HPC)。soc电动设备和高端计算系统需要IP提供最大的能源效率,同时保持高性能。Synopsys对此“DesignWare®接口,基金会和处理器IP组合支持提供广泛的功率特性和设计的最新先进的低功耗技术,包括multi-voltage设计、power-gating,可配置性,等等。< / p >

能源效率最大化

半导体IP,设计师可以把最先进的功能在复杂的soc广泛应用包括移动、汽车和高性能计算(HPC)。soc电动设备和高端计算系统需要IP提供最大的能源效率,同时保持高性能。Synopsys对此“DesignWare®接口,基金会和处理器IP组合支持提供广泛的功率特性和设计的最新先进的低功耗技术,包括multi-voltage设计、power-gating,可配置性,等等。

最新的视频

RTL Synopsys对此解决方案审核权力分析

系统架构师集团副总裁总裁Sancheti解释如何执行全芯片功率分析,可推断的准确性从早期RTL阶段到实施和验收。

新闻和资源

与我们联系

Baidu