英雄幻灯片图像“>
          </picture>
         </figure>
         <div class=

设计更智能的Vivado标准版和企业版的许可选项

查看产品

Vivado概述

基于ML的设计优化
  • 突破新的ML算法加速设计封闭
  • 10%平均和达到50%Qor获得
  • 了解更多>
协同设计环境
  • 业界的第一种具有模块化设计的图形IP流量
  • 生产力提升与基于团队的设计
  • 了解更多>
新的高级DFX功能
  • 通过动态可重新配置的属性,可以有效地使用资源
  • 5倍平均编译时间减少
  • 了解更多>

介绍Vivado ML.

基于ML的设计优化

加速设计封闭

  • 与目前的Vivado HLX版本相比,新的Vivado®MLMLML版本在复杂设计上提供了高达50%(平均10%)的结果(QOR)的突破性质量。

  • 新的功能和算法,如ML的逻辑优化,拥塞估计,延迟估计和智能设计运行,有助于自动化策略来减少时间闭合迭代。

协同设计环境

提高生产率

  • 使用新的“块设计容器”功能改进了Vivado IP Integrator实现了模块化设计的协同设计。
  • 促进基于团队的设计方法,并允许分割和征服策略来处理具有多站点协作的大型设计。
collab.png.“title=

新的高级DFX功能

编译时间减少

  • Xilinx介绍了抽象shell的概念,允许用户在系统中定义多个模块以逐步编译并行。
  • 与传统的全系统编译相比,此功能可实现5倍,最多17倍的平均编译时间减少。
  • 摘要壳通过隐藏模块之外的设计细节来帮助保护客户的IP

特征

Vivado IP Integrator提供了一种基于图形和TCL的正确施工设计开发流程。在接口级别工作,设计团队可以快速组装复杂的系统,利用vitis™HLS,vitis模型编写器,Xilinx IP,联盟成员IP以及您自己的IP创建的IP。通过利用新改进的Vivado IPI和HLS的结合,客户在开发成本与RTL方法中节省了高达15倍。

满足当今复杂的设备的验证挑战需要各种各样的设计中的工具和技术。Vivado®套件在凝聚力环境中提供这些工具和技术,以加速块和芯片级设计的验证。

Vivado ML设计套件具有先进的机器学习算法,可提供最佳实现工具,在运行时和性能方面具有显着优势。利用合成,地点,路线和物理优化的最佳编译工具以及Xilinx编译的方法建议,设计人员可以加速其设计周期的实施阶段。

平台版本

Vivado-ML-Software-Box-3“title=
Vivado ML - 标准或企业版

Vivado ML标准版是一种无需成本,设备有限的Vivado ML版本。
Vivado ML Enterprise Edition包括对所有Xilinx设备的支持。

资源

Vivado的自助服务资源

视频库

Xilinx致力于保持设计团队高效。探索一系列帮助Vivado用户专注于减少上市时间和实现设计成功的视频。这些视频由Vivado的开发和专家团队创建,提供了按需内容和有用的提示和技巧 - 全部触及。

训练课程

通过各种培训产品充分利用Xilinx Vivado ML的投资。这些培训课程针对FPGA技术的新工程师,经验丰富的工程师开发复杂的连接,数字信号处理或嵌入式解决方案。

文件

使用完整的Vivado ML文档跳转您的工作效率。按功能类别或工作负载搜索和过滤文档。找到设计流概述,用户指南,教程等。

开发人员计划

加入我们的免费程序,可以访问最新的Xilinx开发工具,以加速您在各个领域的应用程序!从Xilinx开发人员活动中访问免费培训,折扣,演示和示例设计,以及按需开发人员技术会话。该计划还使您能够与Xilinx社区分享您的技术见解和项目!

推荐书

Baidu