加利福尼亚州圣何塞1月10日消息——Cadence Design Systems, Inc. (Nasdaq: CDNS)今天宣布了首个LPDDR5X内存接口IP设计,优化后的运行速度为8533mbp,比上一代LPDDR IP快33%。Cadence®LPDDR5X IP现在可供客户使用,基于Cadence经过验证且非常成功的LPDDR5和GDDR6产品线,拥有新的高性能,可扩展和可适应的架构。新的Cadence LPDDR5X内存IP解决方案由经过硅验证的PHY和高性能控制器组成,旨在连接到遵循JEDEC JESD209-5B标准的LPDDR5X DRAM设备。控制器/PHY接口基于最新的DFI 5.1规范,支持多种片上总线。
LPDDR5X内存开辟了各种各样的高带宽应用,超越了传统上由LPDDR内存提供服务的移动市场,包括高级驾驶辅助系统(ADAS)、自动驾驶、低端边缘AI和网络。Cadence LPDDR5X IP旨在为这些应用和其他应用提供灵活的布局设计选项,从而实现行业的下一代SoC设计,而新架构允许根据个别应用需求微调电源和性能。
Cadence design IP支持JEDEC标准(JESD209-5B)定义的最快数据速率。Cadence的LPDDR5X控制器和PHY已通过Cadence的LPDDR5X验证IP (VIP)进行验证,以提供快速的IP和SoC验证关闭。Cadence VIP的LPDDR5X包括一个完整的解决方案,从IP到系统级验证与DFI VIP, LPDDR5X内存模型和系统性能分析仪。
美光嵌入式事业部产品和系统副总裁Michael Basca表示:“LPDDR5X的峰值速度将提高从汽车到消费物联网再到网络设备的边缘设备体验和性能的标准。”我们与Cadence的合作将加速LPDDR5X的生态系统采用,使下一波芯片组能够与这种低功耗、高性能内存无缝工作。”
Cadence公司副总裁兼IP集团总经理Sanjive Agarwala指出:“Cadence LPDDR5X IP在硅中以8533Mbps的速度运行,展示了Cadence用于完整内存系统IP解决方案的下一代架构。“这一新的前沿内存IP解决方案通过实现行业未来的AI、汽车和移动SoC设计,巩固了我们的内存接口IP领导地位。”
LPDDR5X IP支持Cadence的智能系统设计™策略,该策略通过高性能、设计优化和一流的技术实现SoC卓越设计。有关LPDDR5X IP的更多信息,请访问www.cadence.com/go/lpddr5x.
关于节奏
Cadence是电子系统设计领域的关键领导者,拥有30多年的计算软件专业知识。该公司应用其底层智能系统设计策略,提供软件、硬件和IP,将设计概念变为现实。Cadence的客户是世界上最具创新精神的公司,为最具活力的市场应用提供卓越的电子产品,从芯片到电路板,到完整的系统,包括超大规模计算、5G通信、汽车、移动、航空航天、消费、工业和医疗保健。《财富》杂志连续八年将Cadence评为最适合工作的100家公司之一。欲知详情,请浏览cadence.com.