英国剑桥,2022年5月5日。目前半导体行业内的晶圆厂产能挑战导致ASIC和无晶圆厂公司评估多个晶圆厂,以满足未来几个季度的芯片产量预测。Agile Analog的过程不可知的Composa™技术解决了模拟IP核的可移植性问题,传统上需要重新设计以适应每种不同的硅工艺技术。
Agile Analog公司产品营销副总裁Barry Paterson解释说:“每次使用不同的代工厂时,这种特定的流程都会消耗有价值的工程工作,而这些工作本可以更好地专注于增值的差异化设计工作。”“当客户在他们的设计中集成我们的模拟IP核时,我们可以使用PDK为不同的进程自动生成新版本的IP,以支持容量访问。
允许访问任何工艺技术的能力还可以帮助客户转移到下一代产品族,这些产品族通常采用较小的工艺节点。大多数增强通常发生在数字实现中,而提供基础模拟功能、数据转换和功率转换的模拟IP通常保持不变。保持模拟IP的性能和特性,同时让Agile analog为更小的流程节点重新生成模拟IP,允许客户将宝贵的模拟设计工程师集中在创新和差异化的设计工作上,而不是必须处理所有模拟电路的端口。
关于Agile Analog有限公司
模拟IP需要为每个设计不同。这就是为什么敏捷模拟™已经提出了一种新的做事方式,由一些业界最优秀的头脑构思。我们提供广泛的模拟IP,可根据您的需求快速定制,达到更高的质量,并适用于任何半导体工艺。请通过www.agileanalog.com联系我们了解更多信息。