EEJournal

编辑的博客
现在就订阅

去宽

节奏上周宣布一个新的wide-I / O内存控制器IP块,表面上的第一个。这实际上代表了一种风险开始基于电平标准,没有完成。

wide-I / O运动背后的理念是基于使用3 d ICs,记忆体晶片将堆放在一个逻辑芯片,由与连接tsv。而不需要higher-drive I / o连接到芯片垫和遍历PCB跟踪到一个内存芯片(或从内存芯片),你保持完全包内。数组的tsv意味着你可以处理更多的I / o,如果你去包针。和驱动需求大大减少,减少的尺寸(由于更小的晶体管)和功率产生的组合。

当然,有更多的连接,带宽要高得多:这是一个512位的接口。这是更多的数据比你通常可以在一块。

节奏的控制器块包括流量匹配算法来提高吞吐量以及特性,以解决权力,包括交通传感(这样实力可以应对交通)和动态电压和频率的选择比例(dvf)。

这似乎远远超过标准,预计(没有承诺!)是9月份提供给非成员。标准化,但在许多这样的情况下,首先批准的技术细节,然后产生的标准经过高级董事会批准步骤,主要检查的过程标准将确保它是正确地完成的。

显然节奏认为不会有进一步的技术变化。或者,如果有,他们可以更新IP之前客户提交最终的硅。

留下一个回复

有特色的博客
2023年5月3日
学习如何Impare使用基于云的芯片设计验证工具和探索的时间,可伸缩性和EDA工具的云协作优势。邮局ImparA©传授其见解验证云中的第一次出现在芯片设计的新视野....
2023年5月3日
需要低功耗设计技术在当今世界,节能是一个热门话题。各种设备都追求低能耗环保或降低运营成本。今天来解决这些目标,芯片设计不仅要追求高执行…
2023年4月28日
你怎么防反跳来自组件(比如开关和继电器的信号操作在高电压环境下(如24 v)吗?…

有特色的视频

Synopsys对此224克,112克作为PCIe 6.0以太网PHY IP和IP DesignCon 2023

Synopsys对此

这个视频展示了成功的互操作性演示Synopsys对此224 g和112 g以太网PHY IP,以及作为PCIe 6.0 Synopsys对此IP与第三方渠道和并行转换器。

了解更多

以注入式教学法亚博里的电子竞技

有什么区别一个集成ADC和一个独立的ADC吗?
今天许多设计需要某种形式的模拟到数字的转换,但如何实现ADC进你的设计会有很大的差异在准确度和精密度。注入式教学法在这节课中,伊曼沙拉比从微亚博里的电子竞技芯片和阿米莉亚道尔顿调查的好处集成ADC方案和独立的ADC。他们讨论的角色内部开关噪声,工艺和设计复杂性玩时选择正确的ADC的解决方案为您的下一个设计。
2023年4月17日
2151的浏览量
Baidu