EEJournal

专题文章
现在就订阅

这是一个“B”

夏娃跨越一个新的模拟器阈值

从那一天我们老了足以表达polysyllabisms,我们着迷于庞大的数字。的概念“大”,当然,是相对的。一些老的文化被认为有三个量词:一个,两个,很多。建议在“三”的法语单词之间的相似之处(三)和“非常”(非常)。(在这里你必须认为真正的老欧洲。)

但是我们已经超越了。除此之外。为什么在我的天,一百万美元是一大笔钱。成为一个百万富翁意味着什么。你尊重。我们仍然假装这意味着什么,但如果你能达到百万富翁状态只需回答问题在一个游戏节目,你知道有些肥猫在摇摆回到椅子上有一个好的哈哈大笑,可怜的蠢货谁认为他们会成为某人的表演。

也就是说,还有神秘的指标很多,-illion结束”。“任何-illion大。如果我们不确定具体的数量大,我们可以前言-illion悦耳的辅音,给我们“巨量”(或“gillion”吗?)或无数——或者更大,无数或无数(这两个表示模糊的无数的倍数)。

但是,回到现实世界中,即使一百万年之前不再有光泽,我们仍然可以在十亿年喝彩。站在人的角度看这是一个大数量。(它是一个巨大的数字货币而言,直到当前的金融噩梦设定新标准,使亿新基本货币。)

正如达到十亿是一个了不起的壮举,做二十亿也值得注意,因为它的两倍。在2008年的globalfoundries会议上,房间里挤满了听到英特尔描述第一个20亿-晶体管电路。但3、4、五十亿?嗯,在这一点上我们几乎改变渠道寻找更有趣的东西。我们的注意力是夺回曾经有一万亿或者当新东西跨越十亿阈值。

如果我们完成了十亿个晶体管,下一个单元,逻辑会billionized吗?数字电路而言,下一个单元门口。让我们面对现实吧,这真的是一个数字。不知道有人想尝试设计和调试十亿-(或百万)运算放大器的设计。

十亿年盖茨很多。很难想象。拉里·埃里森最终会在一个角落里的DTs思考十亿门。或者以另一种方式看,如果我们能把整个人类(或多或少),房子他们六个一次漂亮的郊区的住所,那么世界上所有的房子都有十亿门的白色栅栏。

只是难以想象。

但话又说回来,我们微观的大师,不,nano,擅长做的事情是很难想象的。所以如果我们要设计一个billion-gate电路,我们将如何管理?验证所有的碎片在一起将是一个挑战,说得婉转些。

这就是我们找到billion-gate标题:前夕宣布ZeBu-Server模拟器,可以处理十亿门。(对你健康的怀疑论者,尽管他们使用Xilinx FPGA,他们不使用Xilinx FPGA盖茨数。)这听起来像是一个怪物当前仿真标准,尽管它实际上是增量比今天能完成的事——这是替换的“m”的“b”使人刮目相看。

如果我们现在比较公开的(当然,下周可能会改变),现存最大的单一的机器是导师的快速的,1.28亿门。但它不是那么简单:这些单一的机器也可以连接在一起,提供更大的容量。你可以结合4快速的5.12亿门,但是你可以把8第二大机器,ZeBu-XXL前夕,在1亿门口,总容量8亿门。

ZeBu-Server框可以处理2亿门,其中五可以合并到10亿马克。盖茨的容量比现有的8亿多出25%,但要记住的是,8亿年反映了高端老年家庭。这是开始一个新的家庭,据推测,推出一个新的密度骑,因为夏娃与Xilinx的紧密关系和他们的Virtex路线图。所以一个合理的预期是,更多在即。

因为模拟器可以大而笨重、耗电制造商试图看盒子的足迹继续从失控随着密度增加。当比较需要2亿门设计,ZeBu-Server 25%比旧版本但小于10%的最近的竞争对手的大小;比之前的版本,但重约17%约18%的体重最近的竞争对手;和权力是早期版本的一半,10%的最近的竞争对手。

当然,一个大问题在处理庞大的设计,需要多长时间来编译?这里夜带来的zFAST编译器,交易快一些逻辑包装时间。他们还允许用户协助一些关键的分区决策改善结果。他们声称能够做一个从头编译2亿在10个小时和十亿年盖茨盖茨12小时。还有一个增量编译能力添加新的逻辑或修理旧的逻辑,可以减少最后时刻变化的影响作为设计时钟结束。

另一个考虑用一个大箱子,如果我所有的设计不是这么大?我怎么能以其他方式利用盒子吗?夜已构建的每个箱子有五个模块,每个模块可以举办一个不同的用户。这意味着,如果你有十亿门的能力,你可以举办25个不同的用户在同一时间。你不需要做一个巨大无比的设计;你也可以同时几个较小的工作。

翻转,你也可以钩不同的电脑主机每个模块。所以对于一个巨大的设计,您可以添加带宽利用几个电脑流跟踪数据,例如,然后拥有一切组合成一个波形。或者你可以分离不同交易人,说,两个电脑然后给第三个跳棋。分发这样的电脑主机负载可以缩短的时间需要完成一个大的运行。

他们还采取措施帮助多个设计很好地同时播放盒。当你编译一个设计,编译器通常位置的数组在fpga主机的设计。但如果另一个用户也编制设计成同一位置和你们都想在同一时间工作?夜现在允许他们称之为Design-Under-Test (DUT)搬迁:他们创造的五个不同的图像设计在编译时,根据理论,至少其中一个适合当你试图加载它。

对你能做的盒子——仿真,调试和运行时环境特征——他们利用现有的盒子的功能开发,所以我们不会经过这里的库存。他们所谓的“智能调试”方法论以来跟踪问题变得更加重要,据推测,与一个更大的设计,更多的事情是发生在较长一段时间,和钉具体周期,一些奇异的不良行为波动,变得更加困难。从本质上说,你已经有了一个更大的沙盒,所以拥有一个坚实的结构意味着定位的小钻石耳环你不小心掉在沙地上使它更有可能你会找到它。

但是现在,我们可以坐下来享受跨越的门槛。我们可能会再次做当有人跨越20亿年。当他们到达3或4 ?与其说咩……(打哈欠)。叫醒我当我们得到救助刺激水平,“t”。

链接:ZeBu-Server

留下一个回复

这是一个“B”

夏娃跨越一个新的模拟器阈值

从那一天我们老了足以表达polysyllabisms,我们着迷于庞大的数字。的概念“大”,当然,是相对的。一些老的文化被认为有三个量词:一个,两个,很多。建议在“三”的法语单词之间的相似之处(三)和“非常”(非常)。(在这里你必须认为真正的老欧洲。)

但是我们已经超越了。除此之外。为什么在我的天,一百万美元是一大笔钱。成为一个百万富翁意味着什么。你尊重。我们仍然假装这意味着什么,但如果你能达到百万富翁状态只需回答问题在一个游戏节目,你知道有些肥猫在摇摆回到椅子上有一个好的哈哈大笑,可怜的蠢货谁认为他们会成为某人的表演。

也就是说,还有神秘的指标很多,-illion结束”。“任何-illion大。如果我们不确定具体的数量大,我们可以前言-illion悦耳的辅音,给我们“巨量”(或“gillion”吗?)或无数——或者更大,无数或无数(这两个表示模糊的无数的倍数)。

但是,回到现实世界中,即使一百万年之前不再有光泽,我们仍然可以在十亿年喝彩。站在人的角度看这是一个大数量。(它是一个巨大的数字货币而言,直到当前的金融噩梦设定新标准,使亿新基本货币。)

正如达到十亿是一个了不起的壮举,做二十亿也值得注意,因为它的两倍。在2008年的globalfoundries会议上,房间里挤满了听到英特尔描述第一个20亿-晶体管电路。但3、4、五十亿?嗯,在这一点上我们几乎改变渠道寻找更有趣的东西。我们的注意力是夺回曾经有一万亿或者当新东西跨越十亿阈值。

如果我们完成了十亿个晶体管,下一个单元,逻辑会billionized吗?数字电路而言,下一个单元门口。让我们面对现实吧,这真的是一个数字。不知道有人想尝试设计和调试十亿-(或百万)运算放大器的设计。

十亿年盖茨很多。很难想象。拉里·埃里森最终会在一个角落里的DTs思考十亿门。或者以另一种方式看,如果我们能把整个人类(或多或少),房子他们六个一次漂亮的郊区的住所,那么世界上所有的房子都有十亿门的白色栅栏。

只是难以想象。

但话又说回来,我们微观的大师,不,nano,擅长做的事情是很难想象的。所以如果我们要设计一个billion-gate电路,我们将如何管理?验证所有的碎片在一起将是一个挑战,说得婉转些。

这就是我们找到billion-gate标题:前夕宣布ZeBu-Server模拟器,可以处理十亿门。(对你健康的怀疑论者,尽管他们使用Xilinx FPGA,他们不使用Xilinx FPGA盖茨数。)这听起来像是一个怪物当前仿真标准,尽管它实际上是增量比今天能完成的事——这是替换的“m”的“b”使人刮目相看。

如果我们现在比较公开的(当然,下周可能会改变),现存最大的单一的机器是导师的快速的,1.28亿门。但它不是那么简单:这些单一的机器也可以连接在一起,提供更大的容量。你可以结合4快速的5.12亿门,但是你可以把8第二大机器,ZeBu-XXL前夕,在1亿门口,总容量8亿门。

ZeBu-Server框可以处理2亿门,其中五可以合并到10亿马克。盖茨的容量比现有的8亿多出25%,但要记住的是,8亿年反映了高端老年家庭。这是开始一个新的家庭,据推测,推出一个新的密度骑,因为夏娃与Xilinx的紧密关系和他们的Virtex路线图。所以一个合理的预期是,更多在即。

因为模拟器可以大而笨重、耗电制造商试图看盒子的足迹继续从失控随着密度增加。当比较需要2亿门设计,ZeBu-Server 25%比旧版本但小于10%的最近的竞争对手的大小;比之前的版本,但重约17%约18%的体重最近的竞争对手;和权力是早期版本的一半,10%的最近的竞争对手。

当然,一个大问题在处理庞大的设计,需要多长时间来编译?这里夜带来的zFAST编译器,交易快一些逻辑包装时间。他们还允许用户协助一些关键的分区决策改善结果。他们声称能够做一个从头编译2亿在10个小时和十亿年盖茨盖茨12小时。还有一个增量编译能力添加新的逻辑或修理旧的逻辑,可以减少最后时刻变化的影响作为设计时钟结束。

另一个考虑用一个大箱子,如果我所有的设计不是这么大?我怎么能以其他方式利用盒子吗?夜已构建的每个箱子有五个模块,每个模块可以举办一个不同的用户。这意味着,如果你有十亿门的能力,你可以举办25个不同的用户在同一时间。你不需要做一个巨大无比的设计;你也可以同时几个较小的工作。

翻转,你也可以钩不同的电脑主机每个模块。所以对于一个巨大的设计,您可以添加带宽利用几个电脑流跟踪数据,例如,然后拥有一切组合成一个波形。或者你可以分离不同交易人,说,两个电脑然后给第三个跳棋。分发这样的电脑主机负载可以缩短的时间需要完成一个大的运行。

他们还采取措施帮助多个设计很好地同时播放盒。当你编译一个设计,编译器通常位置的数组在fpga主机的设计。但如果另一个用户也编制设计成同一位置和你们都想在同一时间工作?夜现在允许他们称之为Design-Under-Test (DUT)搬迁:他们创造的五个不同的图像设计在编译时,根据理论,至少其中一个适合当你试图加载它。

对你能做的盒子——仿真,调试和运行时环境特征——他们利用现有的盒子的功能开发,所以我们不会经过这里的库存。他们所谓的“智能调试”方法论以来跟踪问题变得更加重要,据推测,与一个更大的设计,更多的事情是发生在较长一段时间,和钉具体周期,一些奇异的不良行为波动,变得更加困难。从本质上说,你已经有了一个更大的沙盒,所以拥有一个坚实的结构意味着定位的小钻石耳环你不小心掉在沙地上使它更有可能你会找到它。

但是现在,我们可以坐下来享受跨越的门槛。我们可能会再次做当有人跨越20亿年。当他们到达3或4 ?与其说咩……(打哈欠)。叫醒我当我们得到救助刺激水平,“t”。

链接:ZeBu-Server

留下一个回复

有特色的博客
2023年6月9日
在这个知识辅助的博客,让我们谈谈基于开关电容电路的仿真和capacitance-to-voltage(式C2V)转换器使用各种可用分析下拍摄使用幽灵射频牛顿法。这个博客是描述的视频……
2023年6月8日
学习我们的EDA工具加速5 g SoC设计客户Viettel 5 g基站芯片设计和驱动5 g推出在越南。后客户关注的焦点:Viettel加速其前5 g SoC设计Synopsys对此ASIP设计第一次出现在新H……
2023年6月2日
我刚听到的东西真的给了我一定的思考时间,死亡的事实,每个人都经历两种形式(如果让我选择,我宁愿没有经验甚至)....

有特色的视频

自动生成、预算和优化UPF值与Synopsys对此威尔第趟车师

Synopsys对此

学习翻译高级权力意图从CSV消耗品UPF值在一个典型的ASIC设计流程使用威尔第UPF值建筑师。权力架构师可以专注于效率的意图,而不是担心语法和UPF值语义。

了解更多关于Synopsys对此“节能soc的解决方案

了纸

EC解决技术简单

节奏设计系统

的节奏®摄氏™EC解决支持电子系统设计师最具挑战性的热管理/电子冷却问题迅速和准确。利用强大的计算引擎和网格技术,设计者可以模型和分析流体流动和传热的即使是最复杂的电子系统,确保电子冷却系统是可靠的。

点击阅读更多

以注入式教学法亚博里的电子竞技

下一代的开关式稳压器
功率模块电子系统设计可以带来各种各样的好处包括减少板空间,缩短上市时间和容易采购的材料。注入式教学法在这节课中,阿米莉亚道尔顿亚博里的电子竞技和路易钻孔RECOM讨论RECOM切换监管机构所带来的好处,他们的先进的3 d权力包装的细节以及如何利用RECOM的专业与你的下一个设计。
2023年1月9日,
20250的浏览量
Baidu