EEJournal

行业新闻
现在就订阅

切瓦引入了世界上第一个基于软件的超分辨率技术的低能量的移动应用程序

加州山景城——4月25日,2013 -精益,Inc .(纳斯达克:精益),硅的主要许可方知识产权(SIP)平台解决方案和DSP核心,今天推出了世界上第一个基于软件的超分辨率(SR)技术为嵌入式应用程序,将电脑系统成像性能低功耗移动设备。超分辨率算法是精益的内部开发的软件工程专家和完全优化的实时运行使用最少的处理工作负载和非常低的内存带宽CEVA-MM3101成像和视觉平台。例如,在一个28 nm制程,CEVA-MM3101处理器能够读取需要4 5 m像素图像和融合成一个单一的高分辨率图像读取20 m像素在几分之一秒,而消费不到30 mw。

切瓦的高分辨率图像超分辨率算法就可以创建使用低分辨率图像传感器和允许在移动设备上的实时高质量的数码变焦。传统上,这样的应用程序只适用于PC系统,限于pre-captured离线处理的图像。超分辨率算法CEVA-MM3101专门开发和优化,利用精益的先进的编译器技术和CEVA-CV库函数。此外,利用低分辨率图像传感器来执行这些功能可以带来巨大的成本节省终端设备,并使系统制造商和原始设备制造商把这些高级功能的任何设备。

杰夫棺材,嵌入式视觉联盟(www.Embedded-Vision.com)的创始人说:“智能手机是最常用的设备用于捕获静止图像和视频,但这些设备的苗条的形式因素的地方严重限制抓取的图像的质量。精益的超分辨率算法加上CEVA-MM3101成像和视觉处理器,是一个很好的例子,如何结合聪明的计算机视觉算法优化处理器架构来克服物理成像系统的局限性。”

营销副总裁伊兰Briman切瓦说:“我们的新超分辨率算法CEVA-MM3101平台标志着首次这技术是为嵌入式应用程序中可用的软件。证明这是一个高度熟练的软件工程师的专业知识和CEVA-MM3101的低功耗功能平台,包括硬件平台和优化算法,软件组件、内核库,软件多媒体框架和一个完整的开发环境。我们继续引领行业的嵌入式图像和视觉领域和最新的高性能软件组件来我们平台进一步说明了我们的实力IP为先进的多媒体应用程序投资组合。”

CEVA-MM3101 SoC设计人员提供一个无与伦比的IP平台将先进的成像和视觉能力集成到任何设备。加上精益的内部开发的计算摄影和影像专家算法如动态范围调整(DRC)、彩色增强,数字图像稳定器现在超分辨率,精益客户配备一个完整的开发平台的图像增强和计算机视觉应用的终端市场,包括移动、房屋和汽车。开发平台还集成了CEVA-CV™,精益的全面的计算机视觉库有超过600的最常用的视觉功能,精益的自然用户界面(NUI)伙伴软件生态系统,软件开发工具,硬件开发工具和新的AMF™低能量Android多媒体框架。欲了解更多信息,请访问www.ceva-dsp.com/CEVA-MM3101.html

切瓦将现在和展示其超分辨率技术嵌入式视觉峰会2013年4月25日在圣何塞会议中心。

关于精益公司。

精益是全球领先的硅知识产权许可方(SIP) DSP核心和移动平台解决方案,移动和消费电子产品市场。精益的IP组合包括综合技术手机基带(2 g / 3 g / 4 g),多媒体(愿景、成像和HD音频)、语音处理、蓝牙、串行连接SCSI (SAS)和串行ATA (SATA)。2012年,精益的IP被运往在10亿多个设备,推动智能手机从许多世界领先的oem厂商,包括HTC、华为、联想、LG、诺基亚、摩托罗拉、三星、索尼、TCL和中兴。今天,超过40%的全球手机出货量由一个精益DSP核心。欲了解更多信息,请访问www.ceva-dsp.com。在twitter上关注精益www.twitter.com/cevadsp

留下一个回复

有特色的博客
2023年5月25日
只注册一次就可以访问所有节奏按需网络研讨会。非结构化网格可以自动网格生成过程的大部分时间里,保存重要的工程时间和成本。然而,控制数值离散网格需要ada所导致的错误……
2023年5月24日
加快视觉变压器模型和卷积神经网络的人工智能视觉系统电弧NPX6转IP,最好的处理器边缘AI设备。后设计智能边缘AI设备与获奖Synopsys对此弧NPX6转IP首先出现在何珥新…
2023年5月8日
如果你计划去土耳其在不远的将来,然后我有一个忙问....

有特色的视频

自动生成、预算和优化UPF值与Synopsys对此威尔第趟车师

Synopsys对此

学习翻译高级权力意图从CSV消耗品UPF值在一个典型的ASIC设计流程使用威尔第UPF值建筑师。权力架构师可以专注于效率的意图,而不是担心语法和UPF值语义。

了解更多关于Synopsys对此“节能soc的解决方案

了比赛

加入开源硅生成的人工智能设计的挑战

Efabless

让你AI-generated设计制造(价值9750美元)!进入E-fabless开源硅设计挑战。使用生成AI创建Verilog从自然语言提示,然后实现你的设计使用Efabless chipIgnite平台——包括一个SoC模板(轻快帆船)提供快速芯片级集成,和一个开源RTL-to-GDS数字设计流程(OpenLane)。获胜者被eFabless设计制造。快点,尽管——截止日期是6月2日!

点击这里进入!

以注入式教学法亚博里的电子竞技

高电压可叠起堆放的双阶段持续时间控制器——微芯片和捕鼠动物
注入式教学法在这节课中,克里斯·罗马诺亚博里的电子竞技从微芯片和阿米莉亚道尔顿讨论什么,在哪里,以及如何微芯片的高压可叠起堆放的双阶段持续时间控制器。他们调查的叠加功能MIC2132控制器,这些控制器如何与市场上其他的解决方案,以及如何利用这些解决方案在您的下一个设计。
2023年5月22日,
547的浏览量
Baidu