亨德森,NV - 5月17日th, 2016 -Aldec公司。是数字系统设计混合HDL语言仿真和硬件辅助验证解决方案的先驱,今天宣布其验证工具套件,经过30多年复杂FPGA设计验证,可用于ASIC芯片设计。
覆盖了从设计和测试计划到仿真、仿真和原型的完整数字验证流程,Aldec的流行验证工具帮助小型和大型无晶圆厂公司的设计人员确保复杂的数字ASIC设计在致力于掩模组之前满足所有功能和时间要求,有助于防止掩模树脂的高成本。
Aldec的验证套件包括具有成本效益的高性能工具,用于所有行业的HDL验证,包括计算、存储、通信和物联网,以及航空航天、医疗、汽车和工业系统中的安全关键应用。
Aldec创始人兼首席执行官Stanley Hyduke博士表示:“工程师们需要一个可靠的验证合作伙伴,既能满足他们的预算,又能提供高水平的支持。“为了满足这一需求,我们Aldec扩展了用于数字ASIC设计的验证工具范围。”
Aldec工具支持数字流程的所有阶段,从设计规划到软件验证的原型设计。
- Spec-TRACER™管理要求/规范,提供捕获,映射到测试,并完全符合关键系统标准,如ISO-26262汽车,IEC-61508工业和DO-254航空电子设备。
- ALINT-PRO™提供VHDL和Verilog代码分析(linting)以及clock-domain-crossing (CDC)Aldec的库包含完善的基本编码标准、CDC、DO-254、STARC和RMM标准。
- Aldec的高性能Riviera-PRO™模拟器通过快速增量编译和快速多核模拟执行加速验证。它接受用VHDL、Verilog、SystemVerilog、SystemC和这些语言的混合编写的代码。它支持最新的验证库,例如OVM/UVM,以及许多专门的图形化UVM调试工具。它通过覆盖分析工具提供代码和功能覆盖功能,以支持度量驱动的验证方法。它可以处理ASIC项目典型的数百万门设计。
- 的HES-7™董事会和HES-DVM™软件组合提供了一个硬件模拟器采用SCE-MI 2接口。HES-DVM管理设计设置、设计编译器集成和调试工具。它在多个HES-7板上划分大型设计,并支持不同仿真模式的多种主机通信方案:
- PLI/VHPI用于位级加速
- 用于基于功能的事务级和UVM验证的SCE-MI 2和DPI-C
- SCE-MI 2和TLM用于基于宏的混合仿真,虚拟平台运行处理器模型或SystemC测试平台
- 带用于外部数据流和接口的速度适配器的电路内仿真
Aldec硬件调试在RTL级别提供100%的设计可见性。
- 的CTS™平台支持高速模块执行用来捕捉只有在高速运行时才能发现的漏洞。
- 的HES-7™董事会给软件程序员一个机会硬件原型针对硬件设计进行软件的高速测试。
- 验证工具由一组广泛的验证IP (贵宾)库,可以节省时间和精力,同时确保彻底的设计检出。
Aldec的ASIC验证工具套件今天可用。有关Aldec ASIC工具流程的更多信息,请访问www.aldec.com/products.如需评估,请发送电子邮件至sales@aldec.com或致电+1(702)990-4400或联系全球的Aldec分配的合作伙伴.
关于Aldec
Aldec成立于1984年,是电子设计验证的行业领导者,并提供专利技术套件,包括:RTL设计,RTL模拟器,硬件辅助验证,SoC和ASIC原型,设计规则检查,CDC验证,IP核,需求生命周期管理,DO-254功能验证和军事/航空航天解决方案。www.aldec.com