EEJournal

专题文章
现在就订阅

时空连续体

牌3 d fpga解释道

不要试图理解牌的3 d FPGA结构是如何工作的。你不需要知道。所有你要做的就是等待,直到他们宣布基于新技术的一个家庭,然后你可以买到更大、更快fpga为更少的钱。是的,你可以继续使用标准HDL-based FPGA设计方法。

就是这样。

我们做完了。

你现在可以停止阅读。

你为什么还在这里?你认为我们要解释“时空”意味着什么,以及FPGA可能3 d ?你希望听到逻辑细胞资源共享和time-multiplexed在超高频段,创建一个虚拟的逻辑结构与八倍的密度物理硅?

不。

所有你需要做的是等待一段时间,开始你的下一个项目,看看横膈的数据表,告诉你的老板,“嘿,这是很大的fpga。我不知道如何让他们这么大这么便宜,但是我们可以使用一些额外的能力吧。”

好吧,你决定继续阅读,你不是。你会后悔的。你没有好,貌似可信的推诿,您可以安全地说不明白。在某种程度上,你会发现自己疯狂的图在白板上画你的老板眯着眼睛,鼓手指在桌子上…

牌已经在“隐形模式”也许超过历史上的任何公司“隐形模式的概念。“多年来,每一个春天,我们等着仰望而牌出的洞穴,看到他们的影子,和回到地下一年风投的沉默。事实上,横膈成立于2003年,有超过100名员工,并已获得高达106美元的风险投资。为什么这么长时间,这么贵?因为开始一个新的FPGA公司是很困难的。正如我们所看到的一次又一次地证明,时间,人才,和金钱都是三个要求——面具和负阻元件成本指数升级,每年会更难的挑战。

牌现在打破沉默,准备进入市场,他们称之为“时空激进的新架构。”牌描述时空的3 d FPGA架构。通过做一些非常聪明的在体系结构和工具工作,该公司声称一些令人印象深刻的改善有效密度的fpga。

闭上你的眼睛,想象一个附近地区——所有FPGAdom的基本逻辑单元。现在,想象一下,你的附近地区可以通过可编程互连连接到周围的附近地区。明白了吗?现在想象一个正常的FPGA。现在,想象一下,附近地区也位于垂直上方和下方你的附近地区。(没有,但继续假装。)现在,想象一下,你的附近地区还包括一些硬件,允许其输入和输出存储,和它的真值表re-programmed很快。把一个非常快的时钟和控制器硬件,这样你的附近地区被不断重组和骑车通过八个不同的实现。我们刚刚创建了一个8路附近地区资源共享。

牌做这个时空。1.6 GHz时钟切换装置上的每个附近地区循环通过8种不同的项目,创建一个虚拟3 d织物。任何给定的附近地区可以连接到其他逻辑与传统互连在同一水平,或逻辑在其他层面上通过一个“时间通过”(输入和输出的一组寄存器保存到随后的重新配置)。时空时钟和重新配置用户是透明的。用户钟将运行速度慢得多,通常类似200 mhz(允许所有8折的时空时钟以完成用户在一个时钟周期)。

设备现在是8上的每个物理附近地区附近地区,给我们一个理论8番密度增加。听起来是个不错的方法,但是我们如何设计吗?这是最好的消息。架构的复杂性是吸收的位置和路由工具。Place-and-route视图逻辑细胞的装置作为一个三维数组。HDL设计是一样的,你用在一个正常的FPGA。综合和仿真工具不知道区别(好吧,这有点躺在合成——我们将解释一点)。地点和路线工具生成的网表,将其映射到一个3 d的配置逻辑元素、管理定期在后台可编程互连和时间通过。

有一些很好的这种方法的好处。首先,让我们考虑路由距离。自从附近地区现在安排在3 d空间中,任何给定的距离附近地区的网络列表中的下一个附近地区现在更短,附近或附近地区的数量要大得多。短连接意味着更容易定时关闭。事实上,经过时间的互连通过一个可预测的时间配置文件,因为它仅仅是闭锁值通过一个已知数量的时空时钟周期。同时,小尺寸的模具的数量相对于“虚拟”附近地区意味着整个设备需要较少的路由资源。在大多数fpga,路由资源的主要消费地区。织物物理附近地区的连锁效应是物理路由资源比例小。

牌做同样的技巧与RAM,每个RAM的暴利奖金被有效8-port记忆。复合优势——传统FPGA使用2个RAM(对应2 x面积点球),但横膈的体系结构使用广泛实现8-port记忆效应,所以结果是4 x传统FPGA记忆的端口密度的两倍。

总是要付出代价的一种新颖的体系结构。几乎所有FPGA或可编程逻辑启动以来一些激进的新架构,关键是总是减少底片。最常见的错误由FPGA公司允许他们的建筑创新开发过程的影响。牌似乎已避免这个错误。与传统的FPGA设计技术的建筑作品。唯一的区别在于,该公司计划要求我们使用他们专有的合成以及place-and-route。如果他们做了工作,然而,有相当大的好处,从合成与place-and-route相结合,特别是在这些天的interconnect-dominated延迟。

所以,什么是阿基里斯的脚跟,横膈的时空?我们怀疑是功耗。在整个芯片切换在轻快的1.6 GHz的听起来像很多动态功耗。该公司声称它减轻了功耗的问题,然而,我们必须等待其实际设备通告,数据表,开发工具来找出是什么意思。

FPGA初创公司的另一个典型的障碍是现场支持。建立了FPGA公司严重依赖他们的训练和经验丰富的全球AE团队。牌的管理团队由行业资深人士,所以他们很可能还没忘记那部分。

总的来说,新的架构是很让她兴奋和希望。横膈说他们会跟实际产品的公告在不久的将来,我们会等待报告。横膈攻击通信基础设施市场的摇钱树——这是根深蒂固的FPGA超级大国,所以我们可以期待一个很好的战斗。

留下一个回复

有特色的博客
2023年5月9日
在舒适的硅谷2023,我们举办了一个小组在芯片设计的人工智能,探索如何AI-enabled EDA工具简化SoC设计,加速验证等等。邮局什么在芯片设计的未来人工智能吗?第一次出现在芯片设计的新视野....
2023年5月8日
如果你计划去土耳其在不远的将来,然后我有一个忙问....
2023年5月8日
今年4月带来的两倍,台积电将其过程路线图,工厂建设规划,更在台积电技术研讨会。另一种是开放式创新平台生态系统论坛10月,通常简称为“OIP。”Dave...

有特色的视频

Synopsys对此224克,112克作为PCIe 6.0以太网PHY IP和IP DesignCon 2023

Synopsys对此

这个视频展示了成功的互操作性演示Synopsys对此224 g和112 g以太网PHY IP,以及作为PCIe 6.0 Synopsys对此IP与第三方渠道和并行转换器。

了解更多

以注入式教学法亚博里的电子竞技

汽车电子座椅控制
今天的汽车座椅设计必须牢记大小、成本、电池寿命和通过EMC测试。注入式教学法在这节课中,阿米莉亚道尔顿亚博里的电子竞技和里克Browarski从英飞凌调查最新的创新在汽车电子控制。他们仔细看看今天电动座椅,解剖一个ECU的控制中所起的作用电子座椅和英飞凌芯片集产品如何帮助您与您的下一个智能电动座椅设计。
2022年9月22日
28157的浏览量
Baidu