EEJournal

编辑的博客档案
现在就订阅

新工具来管理IP

IP是一个屁股痛。任何大公司可能会有大量的IP,一些来自内部,一些之外,被用于各种各样的项目。每一块IP可能改变了用不同的方式来做事情,甚至修复bug。如果两个或两个以上的项目依赖于相同的IP,然后这些变化可能受益的所有项目,或者他们可能分道扬镳。无论如何,它可以是真的,真的很难管理所有这一切在一个大公司。

最近做了一个IC卡管理阅读更多→“新工具来管理IP”

Almost-Cloudy圣地亚哥的一天

不久前我们看着EDA是如何形成的云吗Synopsys对此一直做,包括工作做风投用于丛发性救灾使用。我有幸参加演示会议上展示什么迄今为止一直是一个有趣的理论可以具体讨论。

Synopsys对此花了很多精力在云计算在今年DAC,包括云合作伙伴展台。不同的名字,明显的和一些不是这样的,在展台:亚马逊,…阅读更多→“Almost-Cloudy圣地亚哥的一天”

其他电子提单的家伙

互补的电子束光刻(CEBL)提供了一个新的转折对电子提单可以工作到大批量生产,有一些其他公司积极追求电子技术。

KLA-Tencor技术称为REBL:反光电子束光刻技术。作为美国国防部高级研究计划局资助项目,数量高达106梁。有趣的是,快100倍的回报是吞吐量比单光束可以做什么,绝对sub-linear吞吐量提高。他们看到每小时10晶片通过和联系…阅读更多→“其他电子人”

开关类

高级合成(HLS)关于C或c++ RTL。但当你验证算法,很容易在TLM工作水平全面的模拟,可以在你的一生中完成。但是一旦你完成和准备好创建盖茨,你需要的不仅仅是一个TLM模型;你需要一个详细的pin-level模型,到目前为止这是手工工作。

导师是试图使这更容易分离的接口部分模块,然后允许TLM…阅读更多→“开关类”

端到端信号分析

当两个芯片互相交谈,他们这样做在一个复杂的路径,包括信号离开一个司机,去垫,通过导线和其他包互连,上下左右董事会跟踪,回和通过一个包到另一个垫,最后到达所需的输入。一路上他们碰及其他信号,也可以迅速切换。与此同时,电力驱动输出和输入电路可能经历噪声(事实上,每个芯片上,噪音可能不同)。当你…阅读更多→“端到端信号分析”

自酿的模拟器

当你需要验证测试套件拖累数百万或数十亿的时钟周期,它真的帮助一些硬件上运行它们——假设你需要时钟的准确性。否则,“遗留代码”获得新的意义:项目开始和传递给你的后代,因为仿真不能完成在你的一生中。

有各种各样的模拟系统,但如果你做了很多工作在自己的原型,然后再重新设计一个模拟器看似多余的工作。

在…阅读更多→“自酿的模拟器”

有特色的博客
2022年12月13日
在这个知识辅助的博客,我们谈论实数建模与Verilog-AMS(也称为wreal建模),探索如何使用wreal模型模拟或混合信号块语言。我们也把你介绍给为期两天的课程实数建模与Verilog-AMS……
2022年12月13日
我们分享的四种方式数字化存储芯片设计与验证节省时间,并探索关键芯片设计&高级内存设备的验证工具。后四种方法,数字技术可以加快内存设计和验证第一次出现在从…
2022年12月8日
是世界上准备好接下来的变体encabulation吗?…
2022年12月7日
由卡伦Chow当英飞凌需要选择一个字段解决新一代功率半导体产品的发展,……
Baidu