EEJournal

行业新闻
现在就订阅

Synopsys对此介绍记忆测试和修复解决方案设计在20纳米下面

加州山景城,2012年11月6日-

亮点:

  • 优化记忆测试和修复算法有效地解决新的记忆缺陷,包括过程变化的缺点和电阻的缺点,在20纳米(纳米)和下面
  • 新的分层架构提供减少高达30%的记忆测试和修复区域
  • 分层实现加速设计周期,允许增量生成、集成和验证测试和修复设计层次各级IP
  • 支持测试接口的高性能处理器核心使设计师最大化生产力和SoC (SoC)的性能

Synopsys对此公司(纳斯达克:单核苷酸多态性),全球领导人提供软件、知识产权和服务用于加速芯片和电子系统,创新DesignWare今天宣布一个新版本®明星记忆系统®自动预处理和post-silicon记忆测试,调试、诊断和修复解决方案,使设计师能够提高质量的结果(QoR),减少设计时间,降低测试成本,优化生产产量。最新版本,针对20海里,FinFET-based设计,包括一个新的架构使分层实现和验证大型SoC设计包含成千上万的嵌入式记忆,可以减少所需的时间来实现测试,同时减少面积高达30%。此外,新版本有效地址测试和修复新的记忆缺陷出现在20海里以下流程和过程变化的缺点和电阻等缺点。

”的SoC嵌入式记忆占据近50%,有一个全面的记忆测试解决方案与内建自测和修复是至关重要的实现最优产量,同时降低整体成本,”Eric埃说,IP ipn的分析师。“Synopsys对此引入的下一代DesignWare明星记忆系统极大地提高了设计师的能力来检测特定记忆在设计缺陷和失效机制普遍在20纳米下面。”

明星的新架构存储系统提供先进的内存寻址和可编程内存背景模式需要创建优化的测试算法检测不仅静态和动态的缺点,而且过程变化和电阻的缺点,更有可能发生在技术20 nm节点下面。新版本还优化了测试生成逻辑通过存储只有独特的测试元素,提供节省面积。

明星内存系统允许层次生成和验证测试和维修的IP在SoC在保持原设计的层次结构。这可以加快设计和验证时间允许重用现有的设计约束和配置文件,减少整个SoC设计时间。这些新特性的结合减少测试和修复总面积30%相比前一代产品,而使速度设计关闭。这些功能也可以减少硅启动所需时间和缺陷分析产量优化,使斜坡批量生产发生在几周,而不是几个月。

解决方案允许速度测试和维修使用预配置的测试总线的高性能处理器,它提供了访问核心内的记忆在测试模式。系统使用该总线测试记忆并添加记忆测试和修复逻辑以外的IP核心来避免任何对处理器核心性能的影响。设计用于修复和non-repairable记忆任何铸造或流程节点,明星内存系统提供集成Synopsys对此“DesignWare嵌入式记忆通过硬化时间关键的内部测试和修复逻辑记忆,进一步提高性能,功率和面积以及测试质量。

结合Synopsys对此的综合投资组合包括TetraMAX综合测试解决方案®生成和DFTMAX™压缩,DesignWare并行转换器IP内置自检和探险家®工具收益率分析,明星存储系统提供了一个完整的测试解决方案套件快速满足整体测试成本和质量目标。

“20-nanometer SoC设计,实现强劲,area-efficient记忆测试和维修知识产权管理制造业产量至关重要,”约翰·Koeter说营销副总裁Synopsys对此IP和系统。“最新的明星释放内存系统不仅提高了故障覆盖率和修复,但当硅面积减少近三分之一,使工程团队能够更快地向市场推出20-nanometer设计制造成本较低。”

可用性和资源

现在DesignWare明星记忆系统是可用的。

关于DesignWare IP

Synopsys对此是一个高质量的领先供应商,silicon-proven IP SoC设计的解决方案。广泛的DesignWare IP组合包括完整的接口IP解决方案组成的控制器,PHY和验证IP为广泛使用的协议,模拟IP,嵌入式记忆,逻辑库和可配置的处理器核心。支持软件开发和硬件/软件集成的IP, Synopsys对此提供了司机,事务级模型和原型的知识产权的产品。Synopsys对此也许不久®fpga原型解决方案使得验证的IP和SoC系统上下文。Synopsys对此的仿真器™虚拟原型设计工具集允许开发人员开始开发软件的IP或整个SoC明显比早些时候遵循传统的方法。与一个健壮的IP开发方法,广泛投资质量、IP原型、软件开发和全面的技术支持,Synopsys对此使设计师能够加速投放市场的时间和降低集成风险。有关DesignWare IP的更多信息,请访问:http://www.synopsys.com/designware

关于Synopsys对此

Synopsys对此公司(纳斯达克:SNPS)加速创新在全球电子市场。作为一个领导者在电子设计自动化(EDA)和半导体IP,它的软件,帮助工程师解决IP和服务设计、验证、系统和制造挑战。自1986年以来,世界各地的工程师已经使用Synopsys对此技术设计和创造数十亿的芯片和系统。学习更多在www.synopsys.com

留下一个回复

有特色的博客
2023年6月9日
在这个知识辅助的博客,让我们谈谈基于开关电容电路的仿真和capacitance-to-voltage(式C2V)转换器使用各种可用分析下拍摄使用幽灵射频牛顿法。这个博客是描述的视频……
2023年6月8日
学习我们的EDA工具加速5 g SoC设计客户Viettel 5 g基站芯片设计和驱动5 g推出在越南。后客户关注的焦点:Viettel加速其前5 g SoC设计Synopsys对此ASIP设计第一次出现在新H……
2023年6月2日
我刚听到的东西真的给了我一定的思考时间,死亡的事实,每个人都经历两种形式(如果让我选择,我宁愿没有经验甚至)....

有特色的视频

左移位与权力模拟使用真实的工作负载

Synopsys对此

增加软件的内容和更大的芯片要求pre-silicon权力对于现实生活中的工作负载。Synopsys对此资料、分析和模拟签收权力步骤来识别和分析硅的有趣的刺激秒运行时进行了讨论。

了解更多关于Synopsys对此“节能soc的解决方案

了纸

EC解决技术简单

节奏设计系统

的节奏®摄氏™EC解决支持电子系统设计师最具挑战性的热管理/电子冷却问题迅速和准确。利用强大的计算引擎和网格技术,设计者可以模型和分析流体流动和传热的即使是最复杂的电子系统,确保电子冷却系统是可靠的。

点击阅读更多

以注入式教学法亚博里的电子竞技

与氮化镓设计?问正确的问题的可靠性
随着高性能和低成本的能量转化的要求增加,氮化镓为下一代提供了几个有趣的好处电源设计。注入式教学法在这节课中,阿米莉亚道尔顿亚博里的电子竞技和Sandeep巴尔德州仪器研究什么,为什么和如何氮化镓功率技术。他们仔细看看组件级别,在系统可靠性钛氮化镓的电力解决方案和甘为什么可能是完美的解决方案为您的下一个电源设计。
2022年10月4日,
30168的浏览量
Baidu