EEJournal

专题文章
现在就订阅

电和热分析

节奏宣布摄氏度,与电动工具集成

结果:节奏是摄氏工具提供了热分析与Voltus和Innovus(芯片)和快板(包和董事会)。

温度总是重要的。但漫长的日子一去不复返了芯片制造商可以愉快地宣布,他们测试了他们的芯片所有临时工,他们满足规范。现在我们的芯片是太复杂,这样的简单的治疗,我们也有玩接近边缘的热可接受的,所以我们对于每一个我们可以维持优势。

我们可能会驱动芯片在一个模式,支持他们在另一个模式。不仅仅是温度;也是关于电力和能源使用——特别是对于电池的芯片。所以功率和温度之间的相互作用是非常重要的。

当然,功率和温度也不是常数在芯片或董事会。有热点和凉爽的地方,这很好,只要热点不太热。但这就意味着我们不只是看一个芯片的温度;我们在不同的地方看不同的临时工。我们现在有位置作为一个变量。

与此同时,芯片和董事会之间的界限已经春光。越来越多,我们不得不考虑包和董事会的扩展芯片:信号从董事会的开始跟踪,通过一个包和一个芯片上。以前被认为是三个不同的电线(董事会跟踪、计划跟踪和芯片的线),我们现在需要承认他们是一个长长的线。

所有这一切是一个漫长的说法,我们需要验证在芯片功率和温度特性,包,和董事会的水平。我们需要这样做的方式反映了许多芯片的操作模式或董事会。

我们节奏的吗释放摄氏,他们的新热分析引擎。它可以处理Voltus芯片级和包和董事会级别的快板。它还可以使用自定义layout-driven优化大师,这是与Innovus集成。他们声称这是第一的电子/热分析的解决方案,提供3 d热映射。这个版本的关键好处之一是计算可扩展性,允许分布式计算和自适应网格为了加快速度。

(图片由节奏)。

两个元素的验证功能,节奏点是瞬变的联合仿真和分析。但是,在这个领域,这句话并不意味着当你习惯他们的意思。所以值得几分钟在这里挖掘上下文。

系统上下文

当我想到“联合仿真”,我画两个(或更多)仿真引擎即时信息交换通过FLI或PLI或者一些这样的机制。我想这就是芯片的背景。从我与节奏的讨论,我发现,对于系统的人,更指multi-physics模拟,可能不是并发。这里我们讨论的不是电和热模拟的同时,而是电力热分析完成和发送结果,完成,可以发送其结果返回给电,如果需要继续循环的(假设它是收敛的,更多精彩,尽在一分钟)。

测量瞬态也意味着我后你会看到一些变化的系统响应和解决到新的稳态。电,我们可以寻找和脱靶。温度变化也有轨迹,虽然可以在毫秒时间尺度演化而不是一个纳秒——慢一百万倍。

所以瞬态分析当然不会涉及观察芯片或董事会热响应一组特定的信号做一个很大的变化。这里更相关的是一个模式的改变,大部分的电路打开或关闭然后留在模式足够温度的适应一个新的国家。

当节奏谈到处理瞬变,与其说是看的具体动态热转变,这当然不是看响应特定的电信号;它更多的是观察稳态温度为每个模式。那么,什么是正确的时间使用吗?

多少分?

真正的行列式与需要多长时间来计算热一点。数字电子模拟是基于事件,但热模拟使用有限元分析(FEA)在固体和液体冷却的计算流体动力学(CFD)。整个网格有限元分析,需要计算每运行分析。

如果你对每一个纳秒——重复分析工具甚至能够下降到0.1挪威标准粒度级别,那么远,需要太长时间来弥补任何相关的系统级的时间表,即使有节奏有使出浑身解数,使热分析快速运行。“快”是一个相对的事。节奏说,运行100点左右是一个合理的目标。所以,如果你有100点花,你怎样度过?

时间表可以取决于材料升温。硅可以很快升温和降温,所以分析沿着10纳秒时间尺度可能是有意义的。有机板材料,另一方面,反应更慢,所以这样一个狭窄的时间表不会有意义。尤其是,这就是模式可能是更好的方法。

你可以看看热响应的特定轨迹移动从一个模式到另一个,但是你必须集中更多的点模式过渡,这样您就可以看到温度正好。

不过看来,抑扬顿挫的期望是,你不会这么多看看具体的瞬态响应,而是等待稳态在每个模式。

遗留工具相比,摄氏执行更好的与同等数量的核心和尺度,这样一个八核的数量将增加大约5 x改善性能不错,考虑Amdahl法则的限制。改善“遗留”的10 x 320核心。

(图片由节奏)。

为了对以上数据说明。我问“遗留”是什么意思,并质疑乘法器320至40核心性能。他们说“遗留”是指年长的节奏的工具,没有其他竞争工具。和遗留工具不能扩展到320核新一的方式。所以它不会公平的标准基础上说,新工具是10倍的速度旧工具——事实上,比较40 - 40,有点超过两倍。但是,考虑到扩展能力,公平地说,通过利用更多的内核,您就可以完成这项工作有些快10倍。

另一个考虑:当迭代之间来回Voltus摄氏度,如果你不收敛?可能不仅仅只是一个模拟工件:它可以热失控的信号。的模式,到目前为止,我们已经讨论了,设计师注意到事情不收敛。我问这个,他们说他们有另一个选择:你可以为摄氏提供一个“表/图书馆/缩放(泄漏)功率和温度之间的关系。“摄氏可以迭代内部和自动检测散度。

更多信息:

摄氏

采购来源:

产品管理总监杰瑞•赵多域系统分析业务单元,抑扬顿挫

CT花王,产品管理总监多域系统分析业务单元,抑扬顿挫

一个想法“电气和热分析在一起”

留下一个回复

有特色的博客
2023年7月4日,
Voltus IC电源完整性解决方案是电源完整性和分析结果的全套解决方案,集成设计实施和验收工具的节奏最快交付该行业的设计关闭流。本系列博客的目的是broadcas……
2023年6月28日,
我们解释虚拟原型设计工具加快multi-die系统架构设计,帮助芯片设计者分析早期设计决策的影响。这个职位发展蓝图Multi-Die系统虚拟原型设计工具第一次出现在新地平线……
2023年6月27日
许多人认为“用户界面”意味着诸如键盘和触摸屏,但更接受的定义是“人类和机器之间的交互发生的空间。”…

有特色的视频

阿尼奇壳:Achronix网络基础设施代码

Achronix

2023年预期SmartNICs峰会上我们的演示,这是一个演示概述Achronix的以太网网络shell(阿尼奇)——一个完整的以太网数据路径之上Speedster7t FPGA的数据接收的数据传输速率高达400 g。阿尼奇网络在这个视频中,我们介绍了Achronix壳牌、模块化以太网SmartNIC,为顾客提供了一个功能齐全的以太网datapath公司建立在Achronix SpeedsterAC7t1500 FPGA。阿尼奇提供模块化的组件,比如包引擎,FIFO缓冲区,头/解析器,规则引擎,流处理器和DMA引擎,客户可以选择为他们提供最优datapath公司SmartNIC解决方案。此外,超过50%的Speedster7t FPGA用于加速客户的网络应用程序。我们覆盖每个模块化元素和Achronix 2 d NoC,加速数据传输在FPGA和使客户能够显著降低他们的解决方案设计时间。产品营销主任Ron Renwick展示了我们Achronix Speedster7t及其功能,灵活性,和秘方(2 d Network-on-Chip),使高性能网络数据加速度。

你的网络

特色应用笔记

优化PCB设计和分析高速连接器接口

节奏设计系统

高速连接器在各种应用程序变得更加普遍,PCB设计团队面临的挑战优化高速连接器之间的接口和多氯联苯与密度不同的层叠和路线。成功,设计团队需要解决这个问题使用高度精确的3 d有限元法(FEM)解决。本应用笔记提供了一个创新的流程,简化了工程所需的时间和精力解决这个设计中多氯联苯的挑战。

点击阅读更多

以注入式教学法亚博里的电子竞技

产品被供应链危机?数码网络XBee®RR救援!
注入式教学法在这节课中,阿米莉亚道尔顿亚博里的电子竞技和奎因琼斯从数码网络调查的好处第吉尔XBee RR无线模块可以使你的下一个设计。我们也仔细看看从数码网络的迁移路径XBee 3 XBee RR,设计方面你应该记住当从第吉尔XBee 3的RR和数码网络XBee Multi-programmer可以帮助你得到你所需要的配置在您的下一个设计。
2023年2月1日
19573的浏览量
Baidu