EEJournal

编辑的博客
现在就订阅

自定义芯片规划

数字设计师很长一段时间以来都有半自动化的设计流程;自定义和模拟设计,没有那么多。

Pulsic最近宣布,他们正在采用一些已经使用了十年的定制EDA技术,将其与新技术相结合,并将其集成到一个流程中,作为他们的Pulsic规划解决方案。我在DAC有机会跟他们谈过。

他们的解决方案由四个部分组成:

  • 一个分层的地板规划器,Unity Chip Planner;
  • 一个电网规划器,Unity power planner,它可以处理多个域;
  • 一个用于规划总线路由和层的工具,Unity总线规划器;
  • 以及一个用于任何非总线信号的工具,Unity signal Planner。

它们通过OpenAccess与其他工具绑定。他们声称除了采用RTL并将其转换为GDS-II之外,几乎可以解决设计流程的任何部分。他们可以将寄生和信号完整性信息输入到规划工具中,以改进结果。规划过程是迭代的;每次细化都将提供更好的估计值或实际值来更新整个计划。

他们声称这是唯一专门针对自定义数字或模拟空间的规划解决方案:ASIC工具有时会伪造它,但在一些宽高比和自定义设计的其他特性方面做得不太好。

更多信息在他们最近释放...

留下回复

有特色的博客
2022年12月25日
https://youtu.be/V2368Zo4Tb4直接链接,如果它说视频被屏蔽,在格罗夫兰CA(无人机飞行员凯里)周一:IEDM主题演讲:安凯莱赫对未来技术周二:RISC-V峰会第二天:Krste, Android周三:12月更新:陈明胡,闰秒,对…
2022年12月20日
作者:James Paris和Armen Asatryan在实现过程中自动进行简短检查,让设计团队快速找到并修复这些错误... ...
2022年12月20日
我们在Synopsys上回顾了2022年,包括基于云的芯片设计工具、机器学习和人工智能驱动的EDA解决方案、多模系统和安全接口IP。回顾一年:回顾2022年的关键技术进步和冒险,这篇文章首次出现在来自硅…
2022年12月15日
看完这个视频后,我非常想创建我自己的电磁/水浴相控阵实现....

有特色的视频

演示:PCIe Gen5 x16运行在VectorPath加速卡上

Achronix

Achronix工程师展示了如何使用Speedster7t FPGA将VectorPath加速卡连接到PCIe Gen5 x16主机,并通过全芯片二维片上网络(NoC)读取/写入GDDR6内存。NoC将数据从任何高速接口以2GHz的速度路由到FPGA内部的核心结构,而不消耗任何FPGA逻辑资源。

点击这里观看更多来自Achronix的视频

特色粉笔谈话亚博里的电子竞技

系列五产品介绍

逮老鼠的电子产品而且安费诺航空

当涉及到军事和航空航天应用时,尺寸和重量是关键的设计考虑因素。在这类设计中,最小化重量和尺寸的一种方法是仔细检查连接器的选择。在这一集粉笔谈话中,Amelia Da亚博里的电子竞技lton与来自Amphenol Aerospace的Anthony Annunziata讨论了Amphenol Aerospace的系列5个下一代连接器。他们研究了这些连接器为军事和航空航天应用带来的尺寸和重量优势,以及如何在下一次设计中开始使用系列5。

点击这里了解更多关于安费诺航空航天系列五黑色锌镍圆形连接器的信息

Baidu